เมนูหลัก

วค251สถาปัตยกรรมคอมพิวเตอร์
Computer Architecture
สังกัดมหาวิทยาลัยแม่โจ้ - แพร่ เฉลิมพระเกียรติ, วิทยาศาสตร์และเทคโนโลยีคอมพิวเตอร์
หน่วยกิต3 (2-2-5)
สถานะรายวิชา:ใช้งาน
รายวิชาต่อเนื่อง:คพ320
เลือก ปีการศึกษา: 1 / 2563 
รายชื่อ  

 แพร่
ปริญญาตรี ปกติ
กลุ่มวันเวลาห้องอาคารเรียนที่นั่ง(เปิด-ลง-เหลือ)หมวด  
  01 อังคาร13:00-15:00207 : 801801C981W    
  พฤหัสบดี08:00-10:00C4 อินเตอร์เน็ต801L      
อาจารย์ / เจ้าหน้าที่/เอกสารประกอบการสอน: อาจารย์ ดร.พัชรณัฐ ดาวดึงษ์
สำรองให้:วิทยาศาสตร์และเทคโนโลยีคอมพิวเตอร์ ชั้นปี 29-8-1
สอบกลางภาค: 3 ก.ย. 2563 เวลา 08:00 - 11:00 อาคาร 801 ห้อง 106 : 801
ผู้คุมสอบกลางภาค: อาจารย์ ดร.จิรพงศ์ ศรศักดานุภาพ อาจารย์กำกับห้องสอบคนที่ 1
สอบปลายภาค: 5 พ.ย. 2563 เวลา 13:00 - 16:00 อาคาร 801 ห้อง 114 : 801
ผู้คุมสอบปลายภาค: อาจารย์ ดร.พัชรณัฐ ดาวดึงษ์ อาจารย์กำกับห้องสอบคนที่ 1
Course Description
การแทนค่าข้อมูลเชิงจำนวน การคำนวณของเลขมีเครื่องหมาย ไม่มีเครื่องหมาย และเลขทศนิยม นิพจน์ตรรกะและสมการบูลลีน ความรู้พื้นฐานด้านวงจรดิจิตอล การจัดเรียงของระบบหน่วยความจำ ความรู้พื้นฐานของสถาปัตยกรรมชุดคำสั่ง โครงสร้างของโปรเซสเซอร์ สถาปัตยกรรมของโปรเซสเซอร์
ชนิดของชุดคำสั่ง หมวดหมู่ของรีจิสเตอร์ และการบ่งตำแหน่ง
Representation of numeric data, signed and unsigned arithmetic, and floating-point arithmetic. Logic expressions and Boolean functions. Introduction to digital logic (logic gates, flip-flops, circuits). Memory system organization. Introduction to instruction set architecture,
microarchitecture and system architecture. Processor structures – memory-to-register and load/store architectures. Processor architecture – instruction types, register sets, addressing modes.
หมายเหตุ
เรียน  C = Lecture  L = Lab  R = ประชุม  S = Self Study  T = ติว
หมวด  B = วิชาเสริมพื้นฐาน  E = วิชาเลือกเฉพาะสาขา  F = วิชาเลือกเสรี  M = วิชาพื้นฐาน  W = วิชาบังคับ  X = - ยังไม่กำหนด




  
สกอ. | กยศ. | ศมส. | Runahead | Vision Net Co.Ltd. | 
Powered by Vision Net, 1995 - 2010   Contact Staff : กลุ่มภารกิจทะเบียนเรียน ประมวลผล และรับเข้า 0-5387-3458 47